個別電腦元件#
- 處理器速度 Hz 表示,如 2.7GHz。
- 計時器速度,如1066MHz;FSB,front side bus 前端匯排流。
程式儲存化概念#
范紐曼架構:資料與指令可存於同個地方,具有五個元件:#
- 記憶體單元:具有儲存格,及定址能力。
- 算數邏輯單元 ALU:能完成基本運算及邏輯運算。
- 輸出單元:可將運算結果傳至電腦外的裝置。
- 輸入單元:將資料帶進電腦的裝置。
- 控制單元:包含兩個暫存器,IR 指令暫存器及 PC 程式計數器。
ALU 與控制單元組成CPU。
- 匯流排 bus:連接不同單元的排線。
- 匯流排寬度:可以同時被傳輸的位元數目。
擷取/執行週期#
擷取下一個指令→將指令解碼 → 取得資料 → 執行指令
- RAM:每個儲存格都可以直接存取、改變;關機時資料會不見。
- ROM:內容不可改變。
平行架構#
- 平行處理
- 位元級:依據字組大小的增加,如一個8位元的電腦處理16位元的運算,則需兩個運算。
- 指令級:依據程式上某些指令可以獨立平行的執行。
- 資料級:單一指令可以在不同資料集合上執行。
- 任務級:基於不同的處理器,可以在相同或不同的資料集合上執行不同任務。